線上影音

Home > ANSYS SPISim 教學 > 等化器(Equalizer)

 

本文始於2023,介紹各種高速傳輸通道的等化器技術與模擬分析探討。

  1. 介紹

    1.1 CTLE

    1.2 DFE

    1.3 FFE

  2. 以SPISim產生帶EQ效果的IBIS-AMI

    2.1 AFE/AGC

    2.2 CTLE

    2.3 DFE

    2.4 FFE

  3. Designer circuit內含的EQ效果

    3.1 CTLE

    3.2 DFE

    3.3 FFE

  4. 模擬分析

    4.1

  5. 問題與討論

    5.1

  6. 參考

  1. 介紹

    Reference [1]

    1.1 CTLE

    用於Rx端。PCIe3.0/4.0與USB3.1常用。

    1.2 DFE

    用於Rx端。 像DDR5與PCIe5的IBIS-AMI Rx內就會有DFF tap。

    1.3 FFE

  2. 用於Tx端。

  3. 以SPISim產生帶EQ效果的IBIS-AMI

    2.1 AFE/AGC

    可放於Tx或Rx

    2.2 CTLE

    放Rx

    2.3 DFE

    放Rx

    2.4 FFE

  4. 放Tx

  5. Designer circuit內含的EQ效果

    3.1 CTLE

    可以從EYE Probe內設定

    3.2 DFE

    可以從EYE Probe內設定

    3.3 FFE

    可以從EYE Source內設定

  6. 模擬分析

    4.1

  7.  

  8. 問題與討論

    5.1

  9.  

  10. 參考

[1] Anton Unakafov, "How to optimize TxFFE and what we can learn from the optimization", DesignCon2022.